在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1452|回复: 0

[求助] ise 和 synplify 联合使用,生成烧录文件后调试都不行

[复制链接]
发表于 2018-12-17 09:47:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 lindahnu 于 2018-12-18 14:01 编辑

初次接触FPGA,希望各路大神能指导一下,目前使用ise 14.2版本软件编译生成的烧录文件进行程序调试都没有问题,后面要加入一个DMA的IP核模块,XST不支持该模块的一些编写语法,只能使用synplify进行综合,使用的版本是2015.3月的,使用了两种方法尝试:1、ise 工程里调用 synplify 综合,生成的烧录文件,可以实现keil下载代码,但在线调试就一直复位,进入异常中断HardFault_Handler,没法跑到main函数
2、使用synplify生成edf文件,在ise里进行布局布线生成烧录文件,烧录到FPGA时直接提示 found 0 core uints in the jtag device chain;

即使不加入DMA模块,工程按以上两种方法编译,最终的结果都一样,不能正常使用,只能使用ise才可以,出现以上错误一般是什么原因造成的呢?有解决方法吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-21 14:05 , Processed in 0.021674 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表