在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6559|回复: 16

[讨论] 如何提高DFT测试时shift clock的频率

[复制链接]
发表于 2018-11-13 23:10:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如何提高DFT测试时shift clock的频率, shift clock 频率几十MHz,为什么不能够提高到最低function clock 频率??  shift clock 频率向上提高的瓶颈是什么  ??   各位大神给解答下  谢谢
发表于 2018-11-15 08:26:13 | 显示全部楼层
跟帖同问,dft的clock时钟周期默认是100ns,不知道可不可以修改,上限是多少?
发表于 2018-11-15 14:24:07 | 显示全部楼层
你可以改吧, 但是测试机能不能做到就很难说了. 片外时钟还有那么长路径送到dut上, 10M不算慢了
 楼主| 发表于 2018-11-16 10:11:30 | 显示全部楼层
找到2个原因以及解决办法:1.PAD到EDT的edt_channel path 比较长限制了shift clock的频率提升,解决办法:加pipeline
2.power ,IR drop signoff 标准的限制,解决办法:使用多个shift clock ,错沿进行toggle
发表于 2018-11-16 14:31:02 | 显示全部楼层
许多ate 机台支持的频率只到10M,低端的连10M都不支持
发表于 2018-11-16 14:38:20 | 显示全部楼层
回复 3# elone


   你好,请教下,那是不是说,保守点定义,test clock只能定义成周期100ns,上升沿45,下降沿55,strobe是40啊。
发表于 2018-11-16 16:42:50 | 显示全部楼层
回复 4# kewangic

这都是片内的解决办法吧. 片外从机台到dut就不是自己可控的
发表于 2018-11-16 16:49:49 | 显示全部楼层



这几个值只是synopsys dft工具的默认值, 可以按实际机台特性去改, 找到脚本变量位置自己改
发表于 2018-11-22 22:09:57 | 显示全部楼层
dft compiler时设置的默认值为100ns,在dc中重新set test_default_period的值就可以了。至于外部的ATE,目前的主流ATE都可以提供100M以上的时钟。
发表于 2018-11-23 08:39:41 | 显示全部楼层
回复 9# 总在阳光下发呆


   请教下,现在的ATE最高频率能支持到多少啊?我看有的设计中,测试时钟周期改成了50ns
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 22:05 , Processed in 0.021714 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表