在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3127|回复: 7

Xilinx 的XC2VP70要跑到160MHz容易实现吗?

[复制链接]
发表于 2007-10-7 20:49:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
知道的大侠们
告诉小弟一声
好吧

谢谢!!
发表于 2008-11-26 09:08:27 | 显示全部楼层

不太可能

不太可能
发表于 2008-11-26 09:35:36 | 显示全部楼层
看你的逻辑复杂程度了,一些简单的逻辑肯定可以跑到160MHZ,比如单纯的16bit加法。
发表于 2008-12-26 12:29:05 | 显示全部楼层
应该没啥问题吧.
发表于 2009-1-12 18:51:32 | 显示全部楼层
看你做什么了,用面积换速度一般是可以跑到160MHz的
发表于 2009-1-13 04:31:11 | 显示全部楼层
困难!
发表于 2009-1-13 08:16:29 | 显示全部楼层
分什么电路了。考虑以下几点后是可能的 1)同步设计,少fanout    2)加 placement constraint   3)输入的延时调节
在XC3上做过166MHz的DDR没问题(>300MHz)。查一下xilinx的网站,记得有篇appnote讲做170MHz的FIFO。是哪个器件不记得了。
发表于 2009-9-9 21:37:39 | 显示全部楼层
谢谢!哈哈哈!!!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-8 05:41 , Processed in 0.019869 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表