在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3534|回复: 7

[求助] qsys创建了pcie,接下来怎么实现传输数据呢?

[复制链接]
发表于 2018-5-30 20:49:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
根据官方的IP Compiler for PCI Express User Guide,Design Example创建了一个pcie工程,但是接下来该怎么继续做下去呢?
官方的代码好像是测试用的,没什么控制的信号呀。 现在我想用来传输自己FIFO里的数据,怎么控制呢?cpu读取FPGA的FIFO里的数据,或者说FPGA上传FIFO里的数据给cpu。
有没有设计用过pcie的朋友给点建议和资料,不知道后面该怎么再深入了,网上这方面资料也太少了,不像DDR2看一下例程就会用了。。。
发表于 2018-5-31 09:43:15 | 显示全部楼层
pcie 是一个复杂的协议, 普通用户 先要把里面的TLP层学习了。 然后开始。
 楼主| 发表于 2018-5-31 11:45:45 | 显示全部楼层
回复 2# xujin2002ji

感谢回复
我是最近刚接触的PCIE,跟着官方的User Guide创建了个工程,接下来不知道怎么控制了。这个不像DDR准备好地址和数据后,给个local_burstbegin信号就开始了。
你说的TLP我也稍微看了眼,这个就类似配置寄存器吧?发送接收过程 就是配置和读取这些寄存器的固定字节位来判断要做的事情吗?
能否再给点更详细的思路
下面是例程给的模块例化,好像没什么控制,主要就是pcie_hard_ip_0_test_in_test_in和pcie_hard_ip_0_test_out_test_out

    c4gx_qsys c4gx_qsys (
        .pcie_hard_ip_0_pcie_rstn_export                   (pcie_rstn),
        .pcie_hard_ip_0_pipe_ext_pipe_mode                 (1'b0),
        .pcie_hard_ip_0_pipe_ext_pll_powerdown             (~pcie_rstn),
        .pcie_hard_ip_0_pipe_ext_gxb_powerdown             (~pcie_rstn),
        .pcie_hard_ip_0_refclk_export                      (refclk),

.pcie_hard_ip_0_cal_blk_clk_clk                    (clk50),

.pcie_hard_ip_0_fixedclk_clk                       (clk125),

.pcie_hard_ip_0_reconfig_gxbclk_clk                (clk50),
        .pcie_hard_ip_0_reconfig_togxb_data                (reconfig_togxb),
        .pcie_hard_ip_0_reconfig_fromgxb_0_data            (reconfig_fromgxb),
        .pcie_hard_ip_0_reconfig_busy_busy_altgxb_reconfig (busy),
        .pcie_hard_ip_0_rx_in_rx_datain_0                  (rx_in0),
        .pcie_hard_ip_0_tx_out_tx_dataout_0                (tx_out0),
        .pcie_hard_ip_0_test_in_test_in                    (test_in),
        .pcie_hard_ip_0_test_out_test_out                  (test_out_icm)
    );
发表于 2018-5-31 14:48:55 | 显示全部楼层
官方有pcie_dma的demo工程,qsys搭建的,还有配套的软件驱动,可以下载下来先看一下,会有帮助
 楼主| 发表于 2018-6-1 11:37:25 | 显示全部楼层
回复 4# 荒漠小草

跟着官方的User Guide创建了qsys工程,但是没有看到应用层的demo工程。。。有chaining_dma的example,比较复杂,主要是和qsys创建的不兼容。根本不知道从哪入手
 楼主| 发表于 2018-6-4 16:25:35 | 显示全部楼层
是不是需要在qsys里加入自己的逻辑模块,加入到Avalon总线,然后通过总线读写pcie的地址进行配置和读写数据?不然qsys例化的端口里面没有操作的地址总线和数据总线信号呀
有谁用过qsys做过设计,help
发表于 2019-8-27 00:01:25 | 显示全部楼层


秋天叶子落 发表于 2018-6-4 16:25
是不是需要在qsys里加入自己的逻辑模块,加入到Avalon总线,然后通过总线读写pcie的地址进行配置和读写数据 ...


qsys下互联pcie(dma)+emif即可,但我现在没搞明白如果用户逻辑采集到的数据要先存入ddr怎么处理。比如用户逻辑采集ad数据存入ddr,是将这个逻辑封装为avalon-mm master的ip然后接入emif吗?也就是说emif的slave同时和dma与用户逻辑相连?
发表于 2019-10-21 16:53:21 | 显示全部楼层
老哥,Qsys创建好的PCIe如何把数据写入BAR呢,磨了一个月了。我看我创建出来的接口和你的一样除了配置接口和Simulation接口,找不到数据接口呀,怎么传输呢?可以加个QQ (791218590)教我下么,先谢谢了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-13 03:34 , Processed in 0.022957 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表