在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1531|回复: 1

costas环在FPGA上的实现,如何控制DDS?

[复制链接]
发表于 2018-4-4 21:25:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟初学,想做一个最原始的costas环路的FPGA模型,开始抄别人的模型,二阶环路参数一模一样(LF滤波器verilog代码都一样),我用matlab产生的激励信号也是按照别人实例上来做的,大概就是上位机做一个fc的点频,然后用数字costas环去仿真锁定,仿真了8k个点,可惜没成功过,就是感觉环路滤波器无法输出正确结果,按照理论模型,2路DDC后的I、Q信号进入乘法器进行相位鉴定,输出相位差(这里输出的是2倍I、Q信号的正弦信号,也能想通,毕竟乘法器混频会产生2倍频信号嘛),但是二阶环路器输出的信号和输入信号(鉴相乘法器输出)居然一模一样,同样是一个2倍I、Q的点频正弦信号,这个信号直接拉到DDS的相位控制字上,肯定也就导致无法锁定了。。。整个环路全是1个时钟控制(和采样率一样)小弟上面的描述,高手能发现什么问题么? 求教!!
发表于 2018-4-28 13:25:45 | 显示全部楼层
抄别的代码不靠谱吧?他的代码有没有问题都不知道。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-6 22:02 , Processed in 0.017746 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表