在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1951|回复: 1

[原创] 勇敢的芯伴你玩转Altera FPGA连载25:组合逻辑与时序逻辑

[复制链接]
发表于 2017-11-17 18:47:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
勇敢的芯伴你玩转Altera FPGA连载25:组合逻辑与时序逻辑

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1i5LMUUD

1.jpg



数字电路按照逻辑功能一般可以分为组合逻辑和时序逻辑。组合逻辑不含有任何用于存储比特信号的电路,它的输出只和当前电路的输入有关,如前面(图3.12)所列举的加法器的电路。时序逻辑可以含有组合逻辑,并且一定有用于存储比特信号的电路(一般为寄存器),时序逻辑的输出值不仅和当前输入值有关,一般也和电路的原有状态相关。


如图3.16所示,同样是简单的与非门电路,左侧为组合逻辑,右侧则为时序逻辑。

2.jpg

3.16 组合逻辑与时序逻辑电路


如图3.17所示,以上面的组合逻辑和时序逻辑电路为例,输入信号xy为随机信号,组合逻辑的输出信号z1在输入xy发生变化并满足逻辑变化条件时立刻发生变化,当然了,这个变化在实际电路中也有一定的延时。而在时序逻辑中,该实例除了组合逻辑满足条件外,只有在时钟信号clk的每个上升沿输出z2才会发生变化。这里有一个细节大家也需要注意,xy的组合逻辑输出值在时钟上升沿到来的前后的某段时间内(即建立时间和保持时间)必须是稳定的,否则有可能锁存到不稳定的值(即亚稳态)。

3.jpg

3.17 波形输入与输出示例


通过这个简单的例子,我们大致可以了解组合逻辑和时序逻辑的特点。一般而言,他们存在以下的区别:


组合逻辑的输出与输入直接相关,时序逻辑的输出和原有状态也有关。


组合逻辑立即反应当前输入状态,时序逻辑还必须在时钟上升沿触发后输出新值。


组合逻辑容易出现竞争、冒险现象,时序逻辑一般不会出现。


组合逻辑的时序较难保证,时序逻辑更容易达到时序收敛。


组合逻辑只适合简单的电路,时序逻辑能够胜任大规模的逻辑电路。

在今天的数字系统应用中,纯粹用组合逻辑来实现一个复杂功能的应用几乎绝迹了。时序逻辑在时钟驱动下,能够按部就班的完成各种复杂的任务,也能够非常便利的达到时序要求,并且能够解决各种异步处理带来的亚稳态问题。因此,时序逻辑设计的一些方法和手段是大家必须掌握和熟练应用的。





发表于 2018-3-12 15:46:02 | 显示全部楼层
学习了!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 22:14 , Processed in 0.017620 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表