在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2175|回复: 5

[求助] 请教大牛FF和lvt之间的关系

[复制链接]
发表于 2017-9-16 11:51:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
FF和lvt是否都是通过调整掺杂,来降低阈值电压,提高速度?

比如一个设计,方法1:全部使用svt器件,这样如果流片的用TT,频率做不到1G,采用FF拉偏,频率达到1G,方法2:部分使用lvt,流片时候用TT,也达到1G,是否一样?
发表于 2017-9-18 09:58:11 | 显示全部楼层
本帖最后由 chenyongfus 于 2017-9-18 10:07 编辑

第一种可能导致工艺window 太窄, 良率不稳.  个人倾向第二种
回复 支持 反对

使用道具 举报

发表于 2017-9-19 10:13:04 | 显示全部楼层
弱弱的问一下,所谓的FF拉偏是指什么?难道有办法特意做出偏FF的芯片?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2017-9-19 10:24:40 | 显示全部楼层
回复 2# chenyongfus


    我看到有说法说FF后良率会更好一些?可能和频率指标相关?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2017-9-19 10:25:47 | 显示全部楼层
回复 3# wang439

我理解是通过掺杂等,一定程度降低晶体管的阈值电压等参数,提高性能。还是听专业人员来解释
回复 支持 反对

使用道具 举报

发表于 2017-9-19 11:00:22 | 显示全部楼层
回复 4# xiyuanbaili

都有可能, 要看工艺window 在哪里, 就是device 快了好还是慢了好. 之前说的可能导致良率不稳定,现在想想欠妥. 另外, 拉偏就是通过调整阱的浓度, LDD等来实现device 快慢的调节.
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-23 07:42 , Processed in 0.015255 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表