在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1730|回复: 0

[求助] 问个仿真奇怪的问题

[复制链接]
发表于 2017-5-17 17:44:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 jack888518 于 2017-5-17 17:48 编辑

有两种写法://---------------------
// RTL-A
//---------------------
wire #10ns in_d = in;
wire a;
assign a= (in===in_d) ? in:in_d;

//---------------------
// RTL-B
//---------------------

wire #10ns in_d = in;
reg b;
always @(*)
begin
          b = (in===in_d) ? in:in_d;
end

VCS仿真时候,a和b信号波形是完全一致的。
但是使用a和b的时候,out1和out2却不一样。

reg out1;
always @(*)
begin
    if(a) begin
        #1000;
        out1 = 1;
    end
    else begin
        out1 = 0;
    end
end

reg out2;
always @(*)
begin
    if(b) begin
        #1000;
        out2 = 1;
    end
    else begin
        out2 = 0;
    end
end


当a和b同时产生下降沿的时候,out1(由a驱动)不变0,但是out2(由b驱动)立刻变0.

为什么会这样?

波形

波形
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 05:57 , Processed in 0.016066 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表