在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2029|回复: 1

[求助] 比较器输出与AD信号同时输入FPGA的问题

[复制链接]
发表于 2017-5-17 16:12:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 hms2006 于 2017-5-18 10:35 编辑

编写一个简单的信号采集程序,只采集比较器输出,完全可以将比较器的输出采集入FPGA中,然后增加AD驱动程序,发现FPGA可以将AD信号采集进来,可是比较器的信号却采集不进来,SignalTap采集该管脚信号显示一直为高,MAX999有高低信号输出输出,但是在电阻R419和R416之间的输出却是一直为低,而且有很多噪声,为什么?

无标题.jpg
AD信号高电平是3,3V, 比较器输出经过分压后高电平是2.5V
 楼主| 发表于 2017-5-18 15:20:47 | 显示全部楼层
顶一下吧,希望有高手指点一下!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-29 03:55 , Processed in 0.017485 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表