在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12134|回复: 14

[求助] 关于class AB运放稳定性的一个问题

[复制链接]
发表于 2017-4-7 11:07:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近使用一个比较经典的CLASS AB结构,大致如图所示: classab.jpg
现在把它结成unity gain buffer,在反馈上插入iprobe看稳定性。用的5V器件,发现M13和M14的VDS电压超过2点几V,整个loop phase就会从0开始,loop gain也会偏离正常值。此时检查DC点都正常,瞬态step response也正常,反馈极性不可能接错。不知道是不是M13和M14这个小环路在影响loop gain 仿真结果?有人遇到过吗
发表于 2017-4-7 13:01:39 | 显示全部楼层
当M13,M14的Vds较高时,衬底漏电比较大,会造成相位曲线从0度开始,把M13,M14的S,B短接后一般没有这个问题。不过这个问题好像不会影响运放的正常使用。
发表于 2017-4-7 13:05:31 | 显示全部楼层
 楼主| 发表于 2017-4-7 16:13:14 | 显示全部楼层
回复 3# david_reg


感谢回答,我困扰了两天了。那么我真的需要把SB接在一起去流片吗?如果说选择忽略这个问题,那么我仿真得到的带宽,相位裕度,开环增益都是不可信的,我又怎么来验证我的设计呢
发表于 2017-4-8 17:55:11 | 显示全部楼层
这个现象对loop gain影响不大,但你说偏离正常值就有问题了,不知道你仿真的这个case是在什么条件下
发表于 2017-4-17 19:10:01 | 显示全部楼层
回复 1# czq1419


   楼主,你的截图是哪本书上?谢谢!
发表于 2017-4-17 19:52:25 | 显示全部楼层
每个环路都需要稳定
 楼主| 发表于 2017-4-19 15:52:24 | 显示全部楼层
回复 6# dddzr


   J. Huijsing的运算放大器
发表于 2017-4-24 00:16:15 | 显示全部楼层
回复 8# czq1419
谢谢!
发表于 2017-4-24 10:27:45 | 显示全部楼层
如果用在低功耗,管子工作在亚阈值区,M13和M14的离子化效应会对稳定性有影响,解决一个是SB端接,或者加大偏置电流,当然,和你的VBIAS电压有关系,自己取一个折中,离子化效应在格里那本书有
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-12 20:04 , Processed in 0.025818 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表