在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4800|回复: 16

[求助] 求助Regulator的环路频率补偿

[复制链接]
发表于 2017-3-27 11:23:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人在做一个高PSR的VCM的Regulator,运放是单级双层cascode结构的折叠共源共栅运放,power mos是PMOS,但是在频率补偿上遇到了难题,如图,Regulator环路主极点在运放输出点,次主极点在PMOS漏端,密勒补偿电容接在运放的cascode共源级漏端与power mos的漏端,这样可以增加带宽并且消除常规方式补偿引入的右半平面的零点,只产生一个左半平面零点,用来消除次主极点。但是遇到的问题是1、第二级Power mos的增益大概只有10dB左右,使得密勒电容拉开主次极点的作用不大,增大电流以及增大负载提升增益的效果不大。2、当增大运放输出点对电源的电容时,理论上应该把主极点往低频推,想增大PM,但是发现次主极点也跟着动了也同时向低频移动,导致假的电容越大反而PM越差。求助大神帮忙分析一下,谢谢。

Regulator环路结构

Regulator环路结构
QQ截图20170327111608.png
 楼主| 发表于 2017-3-27 11:29:28 | 显示全部楼层
仿真图如下

增加运放输出点电容后仿真图

增加运放输出点电容后仿真图

仿真波特图

仿真波特图
 楼主| 发表于 2017-3-27 11:46:27 | 显示全部楼层
仿真图说明是反的哈,第二幅是加电容之后的
发表于 2017-3-27 13:17:41 | 显示全部楼层
与问题无关,我觉得这种弥勒电容的加法不能产生左零点吧,只是把零点往高频推了,因为前馈通路还在啊
 楼主| 发表于 2017-3-27 17:30:20 | 显示全部楼层
回复 4# ycj23459


   可以的,详细推导请看拉扎维书P305页。
发表于 2017-3-27 17:57:49 | 显示全部楼层
回复 5# 沙河烟酒僧


    p305页并不是左零点啊,是高频处的右零点
发表于 2017-3-27 20:27:19 | 显示全部楼层
回复 1# 沙河烟酒僧


   是不是你的补偿电容相对与pass device的栅电容很小,导致你的主机点位置的电容增加时,主极点电容通过补偿电容对次极点电容有很大的影响
 楼主| 发表于 2017-3-27 21:38:15 | 显示全部楼层
回复 7# countersr


   我的补偿电容用的金属mom电容,容值已经不小了,加的是2pF。
发表于 2017-3-28 00:39:52 | 显示全部楼层
P管多大?drive的load current多大?
发表于 2017-3-28 00:45:04 | 显示全部楼层
vout=1v? 直接feedback回来了?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 07:15 , Processed in 0.021359 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表