在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3090|回复: 8

[讨论] 为什么std cell的all inputs必须tie to logic 0 or 1

[复制链接]
发表于 2017-3-16 15:40:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问,为什么std cell的all inputs必须tie to logic 0 or 1?而spare  cell 要tie 到logic 0?
发表于 2017-3-16 15:50:02 | 显示全部楼层
std cell的input是tie0还是tie1是由前端设计决定的,不是随便接的。
spare cell是tie0还是tie1,个人以为都可以并无决定性影响,一般认为tie0省点功耗而已
发表于 2017-3-16 16:01:12 | 显示全部楼层
楼上说得对,没有必须这一说法,看前端设计
 楼主| 发表于 2017-3-16 16:58:27 | 显示全部楼层
回复 2# 杰克淡定

很开心受到您的回复,
std cell的input是tie0还是tie1是由前端设计决定的,不是随便接的。
spare cell是tie0还是tie1,个人以为都可以并无决定性影响,一般认为tie0省点功耗而已

我的疑惑是:第一,std  cell的input pin和output pin都是接信号net啊,为什么前端要接到tie 0/1 ? 目的是什么?
                  第二,为什么tie 0就省功耗了?
发表于 2017-3-16 20:24:27 | 显示全部楼层
第一个,比如前端设计assign d=a&b&c,假设综合电路只有四输入与门,就相当于d=a&b&c&1,电路中其中一个与门输入端是tie1的,另三个输入端接net的a、b、c。如果这里改成tie0逻辑就完全错了,所以说std cell的输入是有前端的逻辑功能设计决定的。

第二个,是不是会省功耗我不肯定,你也不用深究啦,因为这里tie0还是tie1真的不重要,即便真的省功耗,就spare cell这一点点逻辑,功耗九牛一毛。就跟做设计时,如无特别需求,大家更习惯性地将寄存器复位值设0而不是1。
发表于 2017-3-17 09:50:51 | 显示全部楼层
学习学习了~
 楼主| 发表于 2017-3-27 12:10:20 | 显示全部楼层
本帖最后由 xingyun666666 于 2017-3-27 12:16 编辑

回复 5# 杰克淡定


   想问下,为什么输入pin不可以floating,但是输出pin却可以?
发表于 2017-3-27 14:20:27 | 显示全部楼层
回复 7# xingyun666666

输入浮空,首先会漏电,其次输出不确定,功能不正常。如果有输入端浮空,前后端流程的设计规则都会报warning的。
发表于 2022-9-21 14:43:50 | 显示全部楼层
学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-12 11:35 , Processed in 0.027756 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表