在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1786|回复: 2

[求助] 请教后端大神布局布线后版图分布问题

[复制链接]
发表于 2017-3-7 09:35:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位后端大神,对于数字电路后端布局布线之后逻辑上相邻的触发器在版图中是如何分布的,比如通过Verilog写了如下代码:



  1. reg[31:0] a;


复制代码

   这个a变量对应的32个寄存器是如何分布的,或者大致是如何分布的,是相邻的还是可能会间隔比较远?
   有相关书籍或者其他资料也请大神推荐!
发表于 2017-3-7 15:24:31 | 显示全部楼层
原则上是很近的,但是如果你从SRAM读一个数据出来,写到这里,就有可能分的很开,因为SRAM的数据bus是分的很开的,这个应该不用担心的,靠约束就可以了。
 楼主| 发表于 2017-3-13 16:06:09 | 显示全部楼层
回复 2# richardguo


   谢大神,数据bus相隔比较远是防止干扰吗?你的意思就是如果这几个寄存器如果刚好是和数据总线相连的话可能比较远,其他情况下一般很近呗,另外是按行分布吧?reg[31:0]应该不至于生成一个4*8或者其他的阵列吧?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-27 10:16 , Processed in 0.017474 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表