在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2876|回复: 10

[资料] 德州农工 Jose Silva-Martinez 2016 JSSC

[复制链接]
发表于 2017-2-7 15:07:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 xiaohutushen 于 2017-2-7 23:06 编辑

德州农工大学 Jose Silva-Martinez 2016 发表 JSSC 的文章合集,据说最近有在招学生。
Power Amplifier
A 35 dBm Output Power and 38 dB Linear Gain PA With 44.9% Peak PAE at 1.9 GHz in 40 nm CMOS
JSSC1.pdf (1.84 MB, 下载次数: 33 )

Delta-Sigma ADC

A 4 Bit Continuous-Time ΣΔ Modulator With Fully Digital Quantization Noise Reduction Algorithm Employing a 7 Bit Quantizer
JSSC2.pdf (3.28 MB, 下载次数: 32 )
A 43-mW MASH 2-2 CT ΣΔ Modulator Attaining 74.4/75.8/76.8 dB of SNDR/SNR/DR and 50 MHz of BW in 40-nm CMOS
JSSC3.pdf (4.92 MB, 下载次数: 30 )
A 75-MHz Continuous-Time Sigma-Delta Modulator Employing a Broadband Low-Power Highly Efficient Common-Gate Summing Stage
JSSC4.pdf (2.15 MB, 下载次数: 29 )
发表于 2017-2-7 20:28:06 | 显示全部楼层
thanks for sharing
发表于 2017-2-8 10:57:47 | 显示全部楼层
thanks!
发表于 2017-2-8 13:23:45 | 显示全部楼层
谢谢分享
发表于 2017-2-22 11:58:31 | 显示全部楼层
多谢楼主分享!
发表于 2017-3-12 21:47:53 | 显示全部楼层
感谢分享
发表于 2017-3-13 18:17:49 | 显示全部楼层
多谢楼主分享!
发表于 2018-7-20 14:09:59 | 显示全部楼层
thanks
发表于 2018-7-21 02:53:46 | 显示全部楼层
非常感謝~~~~
发表于 2018-7-21 13:09:27 | 显示全部楼层
学习,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 08:15 , Processed in 0.021661 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表