在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 1947|回复: 2

[求助] testbench和RTL之间的时序问题

[复制链接]
发表于 2017-1-13 16:36:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
module apb_task();
reg [31:0] rd_data;

task apb_read();
input [31:0] addr;
output [31:0] data;
begin
  @(posedge CLK)
  begin
    PSEL     <= 1'b1;
    PWRITE <= 1'b0;
    PADDR  <= addr;
  end
  @(posedge CLK);
  begin
    PENABLE <= 1'b1;
  end
  @(posedge CLK)
  begin
     data <= PRDATA;   //data=PRDATA;这里出现问题?????
     PSEL <= 1'b0;
     PENABLE <= 1'b0;
  end
end
endtaask


initial
begin
rd_data <= 32'h0;

apb_rd(32'h5,rd_data);
end

endmodule

为什么用非阻塞赋值返回的rd_data是xx(但是看波形,task内的data都是对的,就是rd_data是x),而用阻塞赋值是正确的值。
发表于 2017-1-13 20:54:27 | 显示全部楼层
data<=PRDATA 是不是应该放在第二个时钟,即ENABLE拉高之后呢
回复 支持 反对

使用道具 举报

发表于 2017-1-17 12:43:18 | 显示全部楼层
这个应该跟modelsim处理事件有关,这是一个顺序块,若是阻塞就严格安装顺序来,modelsim处理这些事件就会严格按照顺序来;如果是非阻塞(非阻塞有两个过程,计算右值、更新),更新会放在计算完之后,而后“更新”这个过程是不确定的(随机的或者其他方式来模拟相对实际电路执行的过程),如果给个时间段会好些吧。这也跟实际电路的执行情况是符合,毕竟modelsim是一个仿真软件,只是模拟这个过程,是顺序执行的,不像实际的硬件电路,并不是真真实实的并行效果。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-18 04:37 , Processed in 0.012558 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表