在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1460|回复: 3

[求助] 时钟约束

[复制链接]
发表于 2017-1-12 21:02:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位大神有谁碰到过这种情况吗?有两个源时钟clk24和clk192,他两是异步的,然后一个clk1它是寄存器的d端输入,寄存器的时钟端是clk24,输出端是CLK,也就是说clk24和clk192同步出了时钟CLK,那么CLK该怎么声明啊?另外,三个时钟之间的关系该怎么声明呢?同步还是异步呢?注:CLK和clk24,clk192都有talk。



如图:
1.PNG
 楼主| 发表于 2017-1-12 21:03:09 | 显示全部楼层
CLK_1只是一个输出端,不算时钟,只是为了避免同步的不够所以多加一个寄存器而已,求高人指点!
 楼主| 发表于 2017-1-13 12:03:32 | 显示全部楼层
顶上去顶上去顶上去顶上去顶上去顶上去
发表于 2017-1-14 14:11:49 | 显示全部楼层
回复 3# claire123456

192/24=8, 如果 clk24和clk192来源同一个PLL,那么算同步时钟。否则就算是准同步,同频不同相,有个固定的相位差。
这个电路实现的是把clk24M的时钟信号,同步到clk192M的时钟域下。所以,采样正确的话,CLK的频率是24M。三个时钟之间算同步关系。
做时钟树的时候,这两个reg要挑出来处理,不能当作叶子。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 10:18 , Processed in 0.019740 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表