在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: tastya

[求助] 请问上采样在数字电路中怎么实现啊

[复制链接]
发表于 2017-3-6 17:42:06 | 显示全部楼层
这叫插值  、抽取,XILINX的FIR IP核带这功能
发表于 2017-3-7 09:11:48 | 显示全部楼层
下采样就是抽取,要保证不失真;
上采用就是内插,也要保证不失真;
保证不失真的话:
下采样一般是先滤波后抽取,H1可能就是滤波器;
上采样一般是先内插后滤波,F1可能也是滤波器。
发表于 2017-3-7 11:58:36 | 显示全部楼层
回复 12# fascinate_lyd98


   我觉得他要问的是不是怎么上下沿都采样  因为触发器不能上升沿下降沿都采样吧
发表于 2017-3-7 18:16:52 | 显示全部楼层
回复 13# 小稀

这里和边沿采样应该没有关系,楼主所问的东西已经由其给出的图片表示了,实现的是滤波功能,这里可能是数字信号处理相关的内容(可能是图像处理),和算法相关。
 楼主| 发表于 2017-3-9 10:13:12 | 显示全部楼层
回复 14# fascinate_lyd98
对,我是研究算法,然后通过建模实现这样一个滤波器组电路,整个电路中有4个滤波器,中间需要经过一个下采样和上采样,我对这个采样的实现不太懂,是通过FPGA设置还是用VHDL语言设计怎么的??谢谢
发表于 2017-3-9 10:21:33 | 显示全部楼层
学习一下
发表于 2017-3-9 17:34:36 | 显示全部楼层
回复 15# tastya

VHDL设计。
 楼主| 发表于 2017-3-10 09:51:58 | 显示全部楼层
回复 17# fascinate_lyd98
就是说我需要用VHDL语言设计两个单独的采样模块?
发表于 2017-3-10 16:06:40 | 显示全部楼层
回复 18# tastya

不知道你纠结几个模块的原因;先把功能实现吧。从你给出的图,简单说,你可以做4个模块;两个通路复用这4个模块。
至于模块框架,发扬良好规范的风格,结合自己的喜好;
具体的可能我也不太懂,我也是FPGA小白一个
 楼主| 发表于 2017-3-10 20:35:14 | 显示全部楼层
回复 19# fascinate_lyd98 谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-7 05:33 , Processed in 0.026396 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表