在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2664|回复: 1

[求助] VCS覆盖率显示全为零的状况

[复制链接]
发表于 2016-12-26 17:48:27 | 显示全部楼层 |阅读模式
100资产
大家好,本人刚接触vcs不久,对于生成代码覆盖率一头雾水。
在论坛里翻看了不少帖子用在Makefile流程中都出现了下图中的现象,望诸位大牛能帮忙看看,最好帮我分析一下,谢谢。

我Makefile流程中有关vcs生成代码覆盖率的参数如下

编译时:
-cm line+cond+tgl+branch+fsm+assert \
-cm_cond full \
-cm_name $(NAME) \
-cm_hier ./vcm.cfg \
-cm_dir $(DIR)

仿真时:
-cm line+cond+tgl+branch+fsm+assert \
-cm_name $(NAME) \
-cm_log ./vcscm.log

报告截图

报告截图

 楼主| 发表于 2016-12-28 16:51:39 | 显示全部楼层
顶一下

目前只能识别asserts项,求各位帮忙分析分析,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-20 15:19 , Processed in 0.017748 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表