在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1280|回复: 0

[求助] 关于ddr3 mig仿真用户控制接口时序的疑问

[复制链接]
发表于 2016-11-11 17:37:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 daneast 于 2016-11-11 17:38 编辑

正常情况不是在上电initial and calibrate之后用户就可以直接利用app接口进行读写了吗?使用IP CORE生成的example design的sim工程仿真波形发现在init_calib_complete拉高之后,app_en信号经过一段时间之后才置高,在此期间app_rdy经历拉高拉低再拉高的过程,为何不在rdy第一次拉高之后en就置为有效?难道是在write命令下发前还有别的操作吗,电阻校准、write leveling之类的不是在上电之后就做完了吗?如下图

write

write


请高手赐教~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-5 18:21 , Processed in 0.016003 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表