在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1586|回复: 0

[求助] QUARTUS中DDR时序约束的问题

[复制链接]
发表于 2016-10-26 09:11:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 djqlyy 于 2016-10-26 09:12 编辑

假设从DDR发来的两个信号,波形图如下:CLK的频率为200MHz我想问下这个时序约束该怎么写?才能保证接收到的数据正确,
这样写可以吗:
create_clock -name {CLK} -period 5.000 -waveform { 0.000 2.500 } [get_ports {CLK}]
set_input_delay -add_delay -min -clock [get_clocks {CLK}] 1.25-Ts [get_ports {DATA}]                                             1.25为1/4的时钟周期,Ts为DDR输出的建立时间
set_input_delay -add_delay -max -clock_fall -clock [get_clocks {CLK}] 0.5 [get_ports {DATA}]                                   0.5为DDR的保护时间


还有就是我这样写了后,在TIMEQUEST TIMIING 里面怎么找不到关于输入的时序报告?IO报告中全是空的!!!

QQ图片20161026084825.png
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-2 22:04 , Processed in 0.014063 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表