|
|
楼主 |
发表于 2016-10-11 20:48:00
|
显示全部楼层
回复 14# neoitachi
如果随路时钟为DCLK(240MHz),数据为DATA(480Mbps)
先用DCLK的双沿采集,再用上升沿对齐,产生DATA2(240Mbps)
同时对DCLK分频生成DCLK2(120MHz),再用DCLK2的双沿采集,然后上升沿对齐,产生DATA3(120Mbps)
最后对DCLK2分频生成DCLK3(60MHz),再用DCLK3的双沿采集,然后上升沿对齐,产生DATA4(60Mbps)
添加约束,这样是否可行
第一次做这么高速的,很多地方都不清楚,还望高手不吝赐教!!! |
|