在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6547|回复: 13

[讨论] 数字后仿的意义

[复制链接]
发表于 2016-9-5 23:41:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问各位大侠,既然前仿保证了逻辑功能,STA 保证了时序,那么作为数字IC设计流程的最后一环后仿真的意义是什么呢?
发表于 2016-9-6 08:46:08 | 显示全部楼层
双保险吧
发表于 2016-9-6 08:52:20 | 显示全部楼层
直观上的确认约束和最终结果的正确性。
另外也是确认下异步等STA原理上不支持的电路结构是否正常。
再另外也是确认下是不是有根本就没考虑到的点,如果后仿暴露出来也算是捡到了。
发表于 2016-9-6 09:04:04 | 显示全部楼层
3楼正解
发表于 2016-9-6 19:33:45 | 显示全部楼层
后端设计完成后,加入starRC提取的参数再仿一下吧
发表于 2016-9-7 01:17:23 | 显示全部楼层
我只问你一句,如果STA关于multi-cycle的约束写错了,你怎么查出来? 本来应该两cycle出的结果,你把multi-cycle 设成了3cycles. 后仿可以发现时序约束的错误。
另外带布局布线信息的后仿能验证布局布线后能否满足时序。
发表于 2022-3-6 10:07:22 | 显示全部楼层
double check。想一下STA的时候你会做什么假设?
发表于 2022-3-7 11:56:21 来自手机 | 显示全部楼层
检查综合约束等对不对,有没有漏约束。sta检查不到的地方。
发表于 2022-3-16 19:38:27 | 显示全部楼层
sta并不能保证所有逻辑的时序
发表于 2022-3-17 15:59:37 | 显示全部楼层
布局布线后仿真看到了芯片实际跑的信号波形
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 13:47 , Processed in 0.026073 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表