|
发表于 2016-9-1 18:12:03
|
显示全部楼层
個人觀點:
目前ISSCC Very High Speed Conversion Rate SAR ADC 都是用先進製程(<90nm)才能做到的,
而且100MHz Conversion Rate , 12-bit , 就要一個 1.4GHz的Clock ,
1.4GHz Clock is generated by PLL,對PLL IP來說也不容易,
而且1.4GHz PLL jitter又要小,不然 ADC SNR 會下降.
但ISSCC 都不說ADC Clock要從何而來(PLL),
因為他們在量測ADC時,
Clock都用非常貴的儀器來外灌的(RF Synthesis).
如果是0.13um/0.18um/0.25um/0.35um等成熟製程,
要用SAR ADC做到100MHz Conversion Rate , 12-bit 會非常辛苦.
所以要在Process Technology >90nm以上實現100MHz,12/14-bit還是會用Pipelined ADC比較好實現.
PS : 100MHz Pipelined ADC 只需100MHz的 Clock Source. |
|