在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2952|回复: 4

[求助] 如何在CP或者是FT测试中控制芯片极限工作电压

[复制链接]
发表于 2016-8-29 14:40:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现有工艺,LDNMOS vds=30v是其工作极限电压。现把Vds电压调整到38V~39V之间而不会烧毁。但是大批量生产时,由于工艺的偏差某些芯片的极限工作电压会有偏差。
那我如何能够保证生产的芯片都可以在vds=36v时而不会损坏?有什么简单的办法来控制这个参数?
发表于 2016-8-30 17:02:01 | 显示全部楼层
LDMOS的工作电压是由工艺工程师决定的吧,或者在测试中可以上更高的电压,但是高压大电流芯片应该都有一定可靠性要求的吧,那如何保证这个长期工作的稳定性呢。
 楼主| 发表于 2016-8-31 09:57:58 | 显示全部楼层
回复 2# math123


   工艺没有动,是我们自己根据vgs和vds之间的曲线关系,调出来的。测试了一些都在39V左右,而且是3A的大电流输出,再高了就烧了。   但是量产的时候,我怎么保证所有的芯片能在某个电压值是OK的呢。

   一般的芯片正常工作电压最大值和极限工作电压都是通过什么方式确定出来的?大批量生产的时候。
发表于 2016-8-31 13:43:40 | 显示全部楼层
加压测流。。。看下漏电流吧
 楼主| 发表于 2016-8-31 14:01:42 | 显示全部楼层
回复 4# magicdog


   不是反向耐压,是正常的工作耐压值的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 16:49 , Processed in 0.025061 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表