在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3305|回复: 2

[求助] lvds管脚分配问题

[复制链接]
发表于 2016-8-20 22:44:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
startix iv E系列芯片,lvds发送端,如果将其分配到pin lengend显示为"diff_p_out"的管脚可以成功,如果
如果将其分配到pin lengend显示为"diff_p"的管脚则会报错“Error: Pin "XXX" with LVDS I/O standard needs a
differential output buffer which is not available on location AC1.能猜到大概原因,但未找到相关资料合理解释,
请问是否有人知道吗?
另外,输出的随路时钟,也要分配到diff_p_out的管脚吗?因为分配到pin lengend显示为"clk_p"的管脚也会报错。
截图00.jpg
 楼主| 发表于 2016-8-21 01:28:35 | 显示全部楼层
第一个问题自己解决了,官网找pin connection guideline解释如下:

DIFFIO_RX[##]p,DIFFIO_RX[##]n:These are true LVDS receiver channels on row and column I/O banks.

DIFFIO_TX[##]p,DIFFIO_TX[##]n:These are true LVDS transmitter channels on side I/O banks.

有的只能用作lvds发送,有的只能用作lvds接收。

第二个问题,还没想明白,,,
 楼主| 发表于 2016-8-21 20:04:51 | 显示全部楼层
第二个问题,stratix iv期间允许用户把输出的差分时钟放到任意一对LVDS输出上,完全像数据一样输出,而无需采用专门的时钟输出管脚。这样,时钟输出的位置可以靠近数据,减小时钟与数据的偏差。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 06:10 , Processed in 0.021861 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表