在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2562|回复: 3

[求助] 关于quartus ii 中的fmax

[复制链接]
发表于 2016-7-20 21:57:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问下各位大神  
如果一个CPLD板中没有附带PLL  
在quartus ii 中约束时序中设置约束周期为20ns

得出fmax=71MHz 会大于晶振的频率50MHz,板子如何布局布线可以做到倍频的呢?



小弟新手 求指教 多谢!~
发表于 2016-7-21 08:51:43 | 显示全部楼层
不需要,FMAX表示最大可以跑71MHz,不是说你必须跑。
发表于 2016-7-26 16:01:20 | 显示全部楼层
楼上正解。
发表于 2016-7-27 09:28:36 | 显示全部楼层
2楼正解,电路时序知识。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-1 02:48 , Processed in 0.016343 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表