在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 1261015620

[求助] PLL锁定后vco控制电压的问题!!!

[复制链接]
发表于 2018-12-5 17:39:53 | 显示全部楼层
遇到了同样的问题,请问您是如何解决的?
发表于 2018-12-25 21:04:52 | 显示全部楼层
学习中。。。。。
发表于 2018-12-27 15:22:03 | 显示全部楼层
trans noise 开了?
发表于 2018-12-29 16:58:24 | 显示全部楼层
如果噪声是真的话,直接转成VCO的输出频率/相位噪声。
发表于 2018-12-31 20:51:22 | 显示全部楼层
我个人认为还是仿真精度的问题,因为PLL锁在3G,周期是个除不尽的数字,在加上如果楼主是用APS仿真,等到PLL锁定,钟都震了好多个周期了,这样的数据,仿真器一定会丢掉一些的。如果想验证是不是精度的问题,可以有如下方法:关掉APS仿,或者将step设的再小一些,同时不要用默认精度,用高精度仿。只是做个实验而已。因为楼主锁定曲线看起来相位裕度什么的都没有问题,感觉电路很正常。
发表于 2019-1-2 08:45:14 | 显示全部楼层
小于1mV来说,是正常的
发表于 2019-10-25 16:01:47 | 显示全部楼层
本帖最后由 ran1234 于 2019-10-25 16:11 编辑

楼下分析
发表于 2019-10-25 16:03:31 | 显示全部楼层
本帖最后由 ran1234 于 2019-10-25 16:17 编辑

Vtune的波形,感觉BW设置的有关系
发表于 2019-12-23 17:03:13 | 显示全部楼层
请问楼主有新的想法了吗,问题有解决吗,到底是仿真器的问题还是电路的问题,我更改了仿真精度,稳定后,频率仍然有100KHZ的抖动,请教
发表于 2019-12-23 17:04:06 | 显示全部楼层
请问楼主有新的想法了吗,问题有解决吗,到底是仿真器的问题还是电路的问题,我更改了仿真精度,稳定后,频率reng'ran
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 03:24 , Processed in 0.022168 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表