在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: royalzh7015

[求助] FPGA程序上机运行时好时坏

[复制链接]
发表于 2016-7-4 10:43:36 | 显示全部楼层
系统复位做了没?
使用的是同步还是异步复位?异步复位有么有做处理?
时钟模块复位了没,比如DCM,MMCM,PLL这些。
 楼主| 发表于 2016-7-5 16:48:55 | 显示全部楼层
回复 10# whz7783478


我过了时序仿真的啊
 楼主| 发表于 2016-7-5 17:05:19 | 显示全部楼层
回复 11# lijunping

复位是做了的,用的同步复位。时钟模块也有复位,不过我还是再检查一下复位信号是不是正确吧。谢谢提醒
发表于 2016-7-6 09:42:23 | 显示全部楼层
抓一下你给采集的信号时序是否满足要求,按例子修改的程序,有时候模块化的东西会牵一发而动全身。
发表于 2016-7-6 16:32:25 | 显示全部楼层
回复 13# royalzh7015


   我曾经遇到过这种情况啊。那个时候两片一模一样的板子,烧同样的bin file,但是其中一片板子就有时候正常,有时候不正常;另外一片就一直都是好的。查了很久,后面发现是代码中的DCM没有做复位造成的。代码修改后就好了。
我看过不少别人的代码,很多人都习惯性的不复位时钟模块的。很多时候都可以work,但是有时候就会出现莫名其妙的现象。
发表于 2016-7-6 16:38:37 | 显示全部楼层
1.检查时序;
2.检查复位;
3.检查硬件。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-8 16:43 , Processed in 0.021415 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表