在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10564|回复: 7

[求助] 有关仿真软件VCS多核并行仿真

[复制链接]
发表于 2016-6-17 15:32:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在用VCS做后仿,仿真只用到一个核心,这样仿真的速度太慢了点,有没有什么软件或者办法可以多核并行仿真啊,因为后仿的运算量确实很大。
发表于 2016-6-20 14:37:10 | 显示全部楼层
指定 -J[core_number], 根据simprofile结果,将系统划分若干个子TOP,原则是各个子TOP仿真时间相差不是很多。  编译参数传递参考+parallel+design=cfg_file.cfg
 楼主| 发表于 2016-6-23 15:17:48 | 显示全部楼层
回复 2# 朝敏1990


    好的,我试一下,感觉您说的这个方法像是人为的开了多个线程进行仿真。您知道有其他的好用的可以多核仿真的工具吗
发表于 2016-6-23 17:28:09 | 显示全部楼层
回复 3# 杀手1983


   不太明白你说的“人为的”是什么意思。最主要的是,要达到什么样的目的和效果,你要有个清醒认识。
   目前VCS支持的多核仿真有两种方式:ALP  DLP
   EX.ALP
            -parallel+vpd+tgl+assert
   EX.DLP
           -parallel+autopart=[core_numbers]
           -parallel+design=part.cfg
发表于 2016-6-23 17:29:21 | 显示全部楼层
回复 3# 杀手1983


    还有个irun工具可以进行多核仿真。
    至于其它的,本人未接触过。
发表于 2024-3-6 18:10:53 | 显示全部楼层


朝敏1990 发表于 2016-6-20 14:37
指定 -J[core_number], 根据simprofile结果,将系统划分若干个子TOP,原则是各个子TOP仿真时间相差不是很 ...


在吗,请问我在跑后仿的时候加了这个-j,但还是特别慢,cpu也只是跑了单核,只有在recompiling module的阶段好像用到了多核,是因为vcs软件破解的不完全导致这个功能被锁死了吗

发表于 2024-10-22 10:27:54 | 显示全部楼层


JY_to 发表于 2024-3-6 18:10
在吗,请问我在跑后仿的时候加了这个-j,但还是特别慢,cpu也只是跑了单核,只有在recompiling module的 ...


-j 指的是编译阶段用多核,不是仿真阶段。
发表于 2024-10-24 14:54:41 | 显示全部楼层
-fgp参数可以,自己去查一下。编译和仿真阶段都要加上。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 01:23 , Processed in 0.021777 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表