在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7949|回复: 11

[讨论] mim电容因天线效应发生击穿问题探讨

[复制链接]
发表于 2016-6-10 16:05:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 forever' 于 2016-6-12 15:21 编辑

MIM.JPG
如图,这个MIM电容上下极板都用到ME6,ME6就是TOP metal,CTM为上极板,CBM是下极板。
为防止刻蚀过程因antenna引起电容击穿,design rule 规定0.5<T/B<2,T:T是上极板ME6的面积,B是下极板ME6的面积.
     那么问题来了,电路设计把下极板接GND,在CHIP级,GND 用了大量的ME6,T/B<<0.5,过不了验证,工艺商给的建议是在上下极板接一个diode,只是理想的认为ME6上过多的电荷会通过diode泄放掉,没有designrule 可以检查,也没有说100%能行。
      请问工艺商给的建议是否合理,如果合理,为什么电荷优先从diode流过?
发表于 2016-6-12 09:55:56 | 显示全部楼层
回复 1# forever'


   你这个是TSMC的工艺吧!按工艺说的加上dio是没有风险的。我们已经很多次流片实验了。至于电荷积累多了,dio就会反向击穿,从而不至于烧毁介质层
发表于 2016-6-12 11:36:28 | 显示全部楼层
为什么会有0.5<T/B<2的要求?
发表于 2016-6-12 11:57:23 | 显示全部楼层
回复 3# Rucas
同问,大于0.5 理解不了····

    罐罐水请理解,嘿嘿~
 楼主| 发表于 2016-6-12 15:29:57 | 显示全部楼层
回复 3# Rucas


   0,5<T/B<2,上下极板的面积比,目测是考虑在光刻的时候,上下极板都会累积电荷,电荷的多少取决于金属面积,在电容那个位置会有电势差,如果电势差过大,会把电容的介质击穿。所以这条rule是合理的,问题是加个diode能解决问题吗
发表于 2016-6-12 15:35:29 | 显示全部楼层
回复 5# forever'

金属积累的是电子,diode达到导通条件后电子都泄放到sub 去了。
发表于 2016-6-12 15:36:20 | 显示全部楼层
回复 5# forever'


   加Diode应该是没问题的
 楼主| 发表于 2016-6-12 15:36:48 | 显示全部楼层
回复 2# ptadx


   上下极板累积的电荷会会形成电势差,在diode被击穿前,那个电势差会不会先把电容介质击穿?你们也是凭感觉加的diode,没有rule可以检查通过?
 楼主| 发表于 2016-6-12 15:44:44 | 显示全部楼层
发表于 2016-6-12 15:49:24 | 显示全部楼层
我也不知道具体工艺哈,一般普通工艺单位容值1fF的mim大概击穿电压在十几v左右,这个值design rule上一般会有。diode的击穿一般会小于10V,所以大概能起到作用。
上面都是大概值,具体行不行还是得看工艺。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 06:45 , Processed in 0.033957 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表