在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2856|回复: 1

[活动] IC设计与SoC设计研修班(带实验,基于OpenRISC,送套件)

[复制链接]
发表于 2016-6-3 17:34:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

IC设计与SoC设计研修班

一、课程简介:

IC设计行业,相比其他岗位,数字IC设计工程师需求一直都很旺盛,而且数字IC设计工程师的薪资待遇相比其他行业来说也比较诱人。数字芯片设计流程是一个相对复杂的设计流程,需要不同的人来合作完成整个项目,这也是许多设计公司常年会有很多招聘岗位的缘由。


随着通信系统和移动互联网的发展,集成电路功能需求时刻变化,需要应对的客户和需求也越来越多,如果只采用采用纯粹的硬件逻辑设计方案(ASIC),基本不能满足应用需求。所以复杂的系统级芯片必须SoC化或者软件化。




通过《IC设计与SoC设计》课程的培训,学员能够了解到业界领先的IC设计和SoC设计方法;学习IC设计基本工具使用;学习VerilogSystemVerilog的开发基础;学习FSM,流水线以及数字系统设计;学习可测试性设计和UVM验证方法;学习基于O-Board开发板构建一个基于OpenRISCLinux的嵌入式系统。通过这些专题,以帮助工程师提高设计和验证效率,模拟复杂的验证场景的基本方法,从而提高IC设计与SoC设计水平。


课程采用授课和实验相结合,结合交流、讨论、案例分析等互动的方式,以便学员从理论和实践两方面深入了解ICSoC设计的方法和技巧。


二、主办单位:

武汉东湖高新管委会

联思普瑞(武汉)电子科技有限公司


三、研修时间:2016625-26(25日上课当天报到)


四、研修地点:上
海(具体地点及路线图详见报到通知)


五、培训对象


课程适合于IC设计公司工程师,也适合研究所研究人员、高校微电子及相关专业的老师、研究生和高年级本科生。


六、工具平台

培训课程使用的所有软硬件工具由培训方提供。使用的主要工具软件为QuartusIIIUS

七、课程内容:

第一天 IC设计


上午:

         1IC/FPGA简介

         2,层次化建模

         3,可综合代码风格(V)

         4,实验(用verilog写一个dut,以及对应的tb,用ncsim进行仿真)

     5system verilog Verilog对比

         6,可综合代码风格(SV)

         7structure/interface的使用

         8DPI/SVA

         9,实验(用systemverilog写一个dut,以及对应的tb,用ncsim进行仿真)



下午:

         1,基本概念(建保时间,毛刺,亚稳态)

         2build blockregister,mux,select,buffer,fifo,arbiter

         3,状态机的四种写法

         4,实验(用V或者SV写一个包含FSM的可综合模块,并写TB对其进行验证,用ncsim查看波形)

       5multi-cycle

         6,流水线

         7,低功耗设计,可测性设计,跨时钟域设计

         8,实验(用V或者SV写一个包含流水线的可综合模块,并写TB对其进行验证,用ncsim查看波形)



附:IC设计工程师基本素质(仿真软件:ncsimvcsmodelsimUVM


第二天 SoC

上午:

       1SoC组成

         2request/grant协议

         3,实验(在开发板上运行一个SoC系统,启动linux,并用gdb进行debug

     4valid/ready协议

         5amba协议簇简介,以及AXI协议难点解析

         6,实验(用V或者SV写一个使用valid/ready协议的可综合模块,并写TB对其进行验证,用ncsim查看波形)


下午:

         1,软核处理器简介(niosII,openriscopensparclean

         2,基于软核处理器的中断实验

         3,基于软核处理器的SoC开发(RTL部分)

         4,基于软核处理器的SoC开发(软件部分)


技术交流:cache设计和硬件辅助虚拟化



附:IC设计工程师基本素质(shellpythonCC++



注:‘附’为每天正常课程结束后,根据具体情况来安排。

八、讲师介绍:


甄老师:嵌入式Linux设备驱动专家,芯片设计架构师,曾在中科院体系结构重点实验室工作。现供职某大型集成电路企业,负责芯片架构设计。长期专注于嵌入式Linux设备驱动开发和逻辑电路设计,有丰富的理论和工程经验。他是开源处理器OpenRISC 在中国的实践者和推动者,通过研究OpenRISC源码积累了大量的IC设计与SoC设计的第一手经验和素材。


九、课程特点:


本课程讲师来自相关领域科研一线,具有扎实的理论功底和丰富的实践经验。课程内容结合了国外同类培训课程内容和培训讲师的科研教学实践,理论丰富,具有非常强的系统性和实用性,可以引导学员快速提高IC设计水平,更快创建设计,缩短开发时间,降低开发成本。


十、收费标准:6000/人,含资料、午餐、课时费、证书以及价值1200元的OpenRISC开发套件。


十一、付款方式:学员报名后,请直接将款汇到指定账号(见回执表)。



回执表:

  

课程名称

  
  

IC设计与SoC设计

  
  

单位名称

  
  


  
  

联系人员

  
  


  
  

电话

  
  


  
  

手机

  
  


  
  

地址

  
  


  
  

关注内容

  
  


  




发表于 2018-12-14 15:28:27 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 20:33 , Processed in 0.015852 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表