在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1353|回复: 0

[求助] DC综合时,时钟约束问题,请教大神,急急急

[复制链接]
发表于 2016-5-14 15:57:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
截图03.bmp
Xilinx ISE综合结果如上图。设计:clk_in作为顶层设计的时钟输入,如果选择端口为1,则输出的clk与其同频,同相位;若选择端口的值为0,则输出的clk为与clk_in同频但相位相反的时钟。其中clk作为设计中其余所有模块的时钟,也为时钟分频模块的输入时钟,分频模块的输出时钟接到其他模块的时钟输入端口。
问:在DC综合阶段我该如何设定时钟约束?是将clk_in作为主时钟,还是clk作为主时钟?如果将clk_in作为主时钟,clk频率与其相等,该如何设置?如果将clk作为主时钟,clk_in该怎么设?
问:时钟选择端口的值默认为1,通过向寄存器中写入值来改变其默认值,由于其值为0,为1,输出的时钟频率不一样,在定义生成时钟时,我该怎么定义分频器的输出时钟?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 04:43 , Processed in 0.015594 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表