在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2185|回复: 1

[求助] 请教如何用CMOS0.18nm工艺在片上实现3M~60MHz的低噪声放大器

[复制链接]
发表于 2016-5-12 09:14:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位大神:            如何在片上用CMOS0.18nm实现3M~60MHz的低噪声放大器?
      到30MHz以下电路的闪烁噪声会增加,MOS管和电容的尺寸会变大,噪声系数的要求是低于4dB,线性度高于0dBm,增益26dB。
      如果用运算放大器设计的话,电路的增益和带宽会是一个折中,很难保证60MHz的带宽;
      如果用普通的单端输入转差分输出的低噪放结构,可能很难做到3MHz,增益和线性度也是折中。
      请问各位大神有没有在片上实现类似的低噪放?是用什么结构做的呢?
发表于 2017-3-30 22:50:16 | 显示全部楼层
你好,想请教你最后用了什么样的架构?有什么资料没有?多谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-9 21:42 , Processed in 0.014907 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表