在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 娱乐alan01

[求助] CPPLL 仿真后控制电压摆动太大

[复制链接]
 楼主| 发表于 2016-4-19 13:41:59 | 显示全部楼层
回复 8# iamshuang2013
谢谢你的帮助。选完带宽之后计算出来的参数,我也觉得电容小。
现在在重新考虑带宽的问题。。。。。
发表于 2016-4-19 21:22:37 | 显示全部楼层
C1/C2=7.4 --> phase margin would not be ok.

Lower your R, increase your C2 to minimized your ripple.
发表于 2019-5-19 21:49:53 | 显示全部楼层
楼主最后解决了吗,我也遇到相同的问题了

发表于 2019-5-27 11:36:26 | 显示全部楼层
本帖最后由 haichao89 于 2019-5-27 11:39 编辑

滤波器的R/C 值通过matlab算可靠点。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-29 19:16 , Processed in 0.014063 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表