在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3454|回复: 5

[求助] 数字滤波器FIR的采样率问题

[复制链接]
发表于 2016-3-21 20:28:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在设计滤波器,但一直弄不明白FIR的采样率与输入的数字信号频率之间存在什么关系,求大神指点!感激不尽!
发表于 2016-3-22 09:20:27 | 显示全部楼层
香农采样定理。
采样频率大于2倍输入信号最高频率。一般会更高。
发表于 2016-3-22 13:54:05 | 显示全部楼层
经过数字滤波器之后,数字信号频率(载波的中心频点)不会变,数据速率会变化(插值或者抽取),我们设计滤波器的时候,就是基于数据速率以及载波的频点、带宽来设计的。
发表于 2016-12-16 09:55:48 | 显示全部楼层
不能bnvvhkvhvjvvvjvkhvhvhvnvbnvbvhljj
发表于 2016-12-16 10:37:53 | 显示全部楼层
输入的数字信号频率解释如下:那么这里有两个频率,第一个,输入信号的频率(废话),假设为20M,它是模拟信号,但因为是数字滤波器,首先得进行A/D采样,假设采样速率100M,满足奈奎斯特定理即可。然后接FPGA,也就是说FIR的采样率应为100M,简单同步起来就好。
发表于 2017-2-9 17:27:46 | 显示全部楼层
FIR工作频率必须是你输入信号频率的2倍或2倍以上。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-23 22:39 , Processed in 0.022870 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表