在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2250|回复: 3

[求助] PLL sigma delta modulator求助

[复制链接]
发表于 2016-3-16 23:21:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神,小弟最近用verilogA写了一个MASH1-1-1的PLL sigma delta modulator模型,对其输出做FFT,频谱如下,为啥低频段没有下降,是平的?有没有大神知道出了什么问题啊?急~ XLS56G`UUNU3(290]X9`}}3.jpg
 楼主| 发表于 2016-3-17 11:02:44 | 显示全部楼层
别沉啊,急~~
发表于 2016-3-17 19:10:58 | 显示全部楼层
你没加窗啊~加窗就好
发表于 2017-1-13 14:05:43 | 显示全部楼层
你好,请问这个代码能分享给我一下吗,完全搞不懂怎么编写呀,thanks。
邮箱:908615353@qq.com
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-31 07:34 , Processed in 0.022756 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表