在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1771|回复: 0

[求助] 求教关于modelsim进行仿真,出现negative delay何解

[复制链接]
发表于 2016-1-28 10:39:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

1、设计采用vhdl语言,设计中遇到了lattice的IP单元文件 rom pll等。因此在工程仿真的时候直接编译了lattice machxo2仿真文件夹lattice\diamond\3.2\cae_library\simulation\vhdl

下面的文件


                               
登录/注册后可看大图

以及MACHXO2文件夹下的所有vhd文件


                               
登录/注册后可看大图

2、modelsim中形成了新的lattice库MACHXO2之后


                               
登录/注册后可看大图


仿真整个工程设计。

但是功能仿真过程中报告错误:negative delay


                               
登录/注册后可看大图


                               
登录/注册后可看大图


分析文件MACHXO2_MISC.vhd文件中指定了延迟信息:


                               
登录/注册后可看大图


                               
登录/注册后可看大图

modelsim manual中指出

      If you specify vsim +notimingchecks, the generic TimingChecksOn is set to FALSE for all VITAL models with the Vital_level0 or Vital_level1 attribute

   为了不检查setup/hold,在modelsim仿真的时候指定了+notimingchecks(为何会带延迟信息?)


                               
登录/注册后可看大图

仿真依然报告错误。去掉MACHXO2_MISC 则会报告component dp8kc 未定义,请问筒子们,这种情况该如何解决啊。

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 07:00 , Processed in 0.021092 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表