在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2270|回复: 5

[求助] verilog简单的求差模块,功能仿真总是不正确,各位指点一下。谢谢

[复制链接]
发表于 2016-1-21 11:45:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 sshhrr 于 2016-1-21 15:13 编辑

ek2就是求yt-rt,ek1就是延迟一个周期的yt-rt,在一个周期就是ek2,我的仿真结果不对啊,是不是程序问题,谢谢

module qiucha(clk,yt,rt,ek0,ek1,ek2);
input clk;
input [7:0]yt,rt;
output[7:0] ek0,ek1,ek2;
reg [7:0] ek0,ek1;
wire [7:0] ek2;
assign ek2=yt-rt;
always@(posedge clk)
begin
   ek1<=ek2;
end
always@(posedge clk)
begin
   ek0<=ek1;
end
endmodule
X}J0RM(E$N)U36VQ91U$@G6.png
 楼主| 发表于 2016-1-21 13:11:14 | 显示全部楼层
有人吗,帮忙看一下,谢谢
发表于 2016-1-21 19:28:44 | 显示全部楼层
结果是对的,只是你看的方式不一样,1-68减出来是负数,显示成有符号数可能就对了
发表于 2016-1-23 22:16:19 | 显示全部楼层
波形上都是下降沿数据变化,似乎和代码描述不同。
 楼主| 发表于 2016-1-25 11:10:05 | 显示全部楼层
回复 3# harry_hust


   是的是的,改好了,原来减反了,尴尬了。。。
 楼主| 发表于 2016-1-25 11:10:43 | 显示全部楼层
回复 4# xudeqiang


   修改好了,谢谢各位
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 19:01 , Processed in 0.022807 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表