在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1456|回复: 8

[资料] formality中文资料

[复制链接]
发表于 2016-1-20 11:52:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
fm中文.zip (322.45 KB, 下载次数: 109 )
发表于 2016-1-20 16:05:04 | 显示全部楼层
摘要:
本文介绍了数字集成电路设计中静态时序分析(Static Timing Analysis)和
形式验证(Formal Verification)的一般方法和流程。这两项技术提高了时序分
析和验证的速度,在一定程度上缩短了数字电路设计的周期。本文使用Synopsys
公司的PrimeTime 进行静态时序分析,用Formality 进行形式验证。由于它们都是
基于Tcl(Tool Command Language)的工具,本文对Tcl 也作了简单的介绍。
发表于 2016-1-20 18:55:46 | 显示全部楼层
kankan
发表于 2016-1-25 08:53:49 | 显示全部楼层
内容不错,就是有点少了,还是要看看。
发表于 2016-3-30 19:33:29 | 显示全部楼层
感謝好東西
发表于 2016-11-24 08:27:31 | 显示全部楼层
拿来主义,先看再评价
发表于 2016-12-5 20:15:41 | 显示全部楼层
谢谢分享
发表于 2017-6-3 19:05:34 | 显示全部楼层
學習 學習
发表于 2017-6-4 16:48:33 | 显示全部楼层
赞一个
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 22:37 , Processed in 0.030615 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表