在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: michealja

[求助] Sigma Delta问题

[复制链接]
发表于 2015-12-24 16:47:56 | 显示全部楼层
Thanks a lot
 楼主| 发表于 2016-1-5 21:23:15 | 显示全部楼层
不明白 啊
 楼主| 发表于 2016-1-8 21:06:23 | 显示全部楼层
回复 7# elijah


   现在似乎明白了一些,我的想法是:对于sigma-delta ADC,不管是sigma delta调制器 还是数字降采样滤波器,都保证了原始输入信号在频域上形状是不变的 (当然连续信号频谱0~无穷大,离散信号频谱0~2Pi),调制器与滤波器都在努力压制量化噪声的频谱 而保持信号
频谱的完好。调制器输出的调制码虽然只有一位 却仍然保证频域上 信号频谱不变、噪声频谱被整形,数字滤波器除了保持信号频谱不变 还
将整形后的噪声频谱滤除了很多,使得最后的输出  频谱上更加接近原始输入信号。
  至于如何实现了1位到多位的变换,我说的那个累加计数器只是个直观的实现  且滤波效果不好。高阶的数字滤波 本质上也是累加,是通过带
系数和延迟单元的累加,这么干依然是为了滤波器旁瓣小一点,实现更好的低通滤波。
  关于最后输出结果的位数,应该由滤波器里二进制加法器的位数直接决定吧?取值大概比调制器的ENOB多2~3位。对吗?
发表于 2020-4-15 15:09:02 | 显示全部楼层
good answer, just learning too !!!
发表于 2020-11-27 18:58:08 | 显示全部楼层
Thanks a lot~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 03:56 , Processed in 0.017237 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表