在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: Cruise.lj

[求助] DCDC中最大/最小占空比的原因

[复制链接]
发表于 2019-12-10 18:05:27 | 显示全部楼层
讨论得很好。加深理解
发表于 2019-12-18 12:39:17 | 显示全部楼层
好题目欢迎多讨论,加深理解
发表于 2020-8-14 09:38:47 | 显示全部楼层


龙十三少95 发表于 2015-11-24 08:59
最小占空比受到基准值,最小导通时间的限制(电路延迟和功率管栅驱动电压的充电)
最大占空比有实际电路的 ...


请问和基准值有什么关系?看了你发的资料,不是很明白
发表于 2023-7-19 11:30:38 | 显示全部楼层
got it
发表于 2023-10-24 10:50:11 | 显示全部楼层


牛海领 发表于 2020-8-14 09:38
请问和基准值有什么关系?看了你发的资料,不是很明白


同问,基准值这里的影响我也想知道
发表于 2023-10-25 10:27:25 | 显示全部楼层


2865823277 发表于 2023-10-24 10:50
同问,基准值这里的影响我也想知道


感觉意思应该是VOUT的最低值只能到VFB,因此EA的reference值决定了VOUT的最低电压
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-13 06:38 , Processed in 0.017583 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表