在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 11777|回复: 15

[求助] DCDC中最大/最小占空比的原因

[复制链接]
发表于 2015-11-23 19:00:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好,我想问一下在DCDC芯片设计的过程中,为什么需要设计最小占空比和最大占空比的限制?现在做到百分百占空比不是也是可以的吗,为什么还是有一些芯片会有这些占空比的限制呢?谢谢
发表于 2015-11-24 08:21:32 | 显示全部楼层
防止超过占空比,不稳定的工作状态
发表于 2015-11-24 08:59:07 | 显示全部楼层
最小占空比受到基准值,最小导通时间的限制(电路延迟和功率管栅驱动电压的充电)
最大占空比有实际电路的非理想因素,如功率管的导通电阻,电感的寄生电阻等,同时一般上端开关管要开启,其栅驱动必须要大于VIN,故同步管要开启一段时间,使其栅压能够自举。还有一个就是占空比100%,会导致电感电流持续上升。。。
发表于 2015-11-24 09:00:36 | 显示全部楼层
可以看看这篇TI的DN。

Understanding output voltage limitations of buck dcdc(TI)).pdf

240.14 KB, 下载次数: 485 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2015-11-24 09:22:56 | 显示全部楼层
就我的理解而言  芯片内部都会做一些保护电路,比如,你的导通电流不能持续为零,也不能持续无限上升,因此通常有最大关断(导通)时间和最小关断(导通)时间的限制,所以不可能做到零的占空比也不可能100%占空比。
 楼主| 发表于 2015-11-24 10:33:29 | 显示全部楼层
回复 3# 龙十三少95

谢谢,你的回复啊。理解啦,我说的百分百占空比是通过将电路的工作的周期拉长然后达到近似的百分百占空比的,这样的话是不会使电感电路不断增大的,现在很多电源芯片也做了百分百占空比的功能的。
 楼主| 发表于 2015-11-24 10:51:48 | 显示全部楼层
回复 5# fightshan


   非常感谢你的回复,现在问题已经解决,我所的百分百占空比也不是完全的百分百占空比,只是将MOS管的导通时间拉长同时固定关断时间,从而达到近似的百分百占空比。
发表于 2015-11-24 21:01:20 | 显示全部楼层
kankan
发表于 2017-1-11 09:57:21 | 显示全部楼层
学些了
发表于 2019-12-3 18:40:01 | 显示全部楼层
谢谢了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-10 00:25 , Processed in 0.024187 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表