在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9134|回复: 11

[求助] 面试问题:分段电容DAC单位电容怎么取?寄生电容怎么考虑?

[复制链接]
发表于 2015-10-5 22:46:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 cuimeng0211 于 2015-10-7 15:31 编辑

最近面试SAR ADC总是被问到DAC 单位电容的取法寄生电容是怎么考虑的这几个问题。。。
(1)单位电容主要考虑的应该是失配,以前帖子也有,3*sqrt(2^N-1)*sigma(Cu)<0.5LSB
      这个式子应该是不分段结构才能用吧?分段结构怎么推导呢?
(2)寄生电容每次我都说清华李福乐老师那个PPT上的这一段。。。不知道还有什么能补充的吗?我也不知道面试官想听啥
  LSB段的寄生Cp2带来权重误差,导致非线性
– LSB段所用电容、Ca,采用上极板共接
– 权重误差比例固定为β,因此降低LSB端位数L,可降低非线性
&#8226; MSB段的寄生Cp1不会带来非线性问题和ADC增益误差,但作为DAC时,会带来约Cp1/CMt的增益误差
– MSB段所有电容,采用上极板共接,此为底板采样需要
&#8226; Ca的上下极板间寄生Cp3直接影响权重,导致非线
– 版图布线要特别注意最小化Cp3

这方面基础确实欠缺,时间紧迫还请各位大神不吝赐教帮帮忙,谢谢!
 楼主| 发表于 2015-10-7 15:30:24 | 显示全部楼层
还有就是动态比较器的失调仿真,我用的蒙特卡罗仿真了1000次,结果太大了,9mV...正常的输入失调电压要控制在什么范围内呢?

看来十一放假都出去玩了,希望明天有好心人解释一下
发表于 2015-10-7 20:10:55 | 显示全部楼层
第一个问题   eetop上好像有个帖子讨论过   有答案啊 你可有搜索一下
第二个问题  我也在困惑,,等待牛人指教
发表于 2018-11-14 11:45:22 | 显示全部楼层
学习中。。。
发表于 2019-10-28 09:10:46 | 显示全部楼层
恩……同不懂……
发表于 2021-6-29 10:06:48 | 显示全部楼层
发表于 2022-11-13 10:37:19 | 显示全部楼层
感谢感谢
发表于 2022-11-13 10:39:30 | 显示全部楼层
感谢感谢
发表于 2022-11-13 15:22:50 | 显示全部楼层
感谢感谢
发表于 2022-11-13 15:26:10 | 显示全部楼层
学习学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 17:19 , Processed in 0.023023 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表