求助大神!!!本人用ISE14.7例化了一个RS编码器IP核,在顶层文件中就简单调用了这个IP,然后综合的时候出现了下面3条警告:
WARNING:Xst:2211 - "ipcore_dir/rs.v" line 31: Instantiating black box module <rs>.
WARNING:Xst:616 - Invalid property "SYN_BLACK_BOX 1": Did not attach to rs1.
WARNING:Xst:616 - Invalid property "SYN_NOPRUNE 1": Did not attach to rs1.
没有出现错误,但是不能通过综合。后面直接用这个没有通过综合的文件做了仿真,并且仿真结果是正确的!!
这个IP核在生成的时候提示说不公开Verilog源代码。
不知版上大神有没有遇到我这种情况,有没有可能是这个IP核要license才能综合吗?感激不尽