在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 9339|回复: 6

[求助] DQS 和 DQ的时序

[复制链接]
发表于 2015-8-14 16:17:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
当从DDR读取数据时,从芯片输出的DQS和数据同时出现,那controller是不是在DQS的中间采数据?当controller往DDR写数据时,DDR是在DQS的上升/下降沿采数据的吗?
发表于 2015-8-20 09:30:22 | 显示全部楼层
当从DDR读取数据时,从芯片输出的DQS和数据同时出现,但是PHY会将DQS延时90度,从而DQS刚好在DQ的稳定中间采样DQ。
当controller往DDR写数据时,DDR是在DQS的上升/下降沿采数据的。
发表于 2015-8-20 13:54:09 | 显示全部楼层
DQS和DQ在接口处读取的时候,考虑到各种延迟,两者其实不是严格对其的,所以一般的在读取的时候,phy会做一个相位调校,大概的结果就是把DQS的信号边沿置于DQ信号的数据窗口内来满足保证建立和保持时间。
写数据的时候,只要在phy层内确定DQS和DQ信号的相位关系就行了,接收是DDR的事了。
 楼主| 发表于 2015-8-31 19:22:47 | 显示全部楼层
回复 3# qpbcl3


   写数据的时候,controller和PHY之间的接口DQS和DQ是沿对齐的,在PHY里经过调整,使DQS沿在DQ中间。是这样的不?
 楼主| 发表于 2015-8-31 19:25:18 | 显示全部楼层
回复 3# qpbcl3


      写数据的时候,controller和PHY之间的接口DQS和DQ是沿对齐的,在PHY里经过调整,使DQS沿在DQ中间。是这样的不?
 楼主| 发表于 2015-8-31 19:29:42 | 显示全部楼层
回复 3# qpbcl3


   不管是读还是写,数据都是以时钟驱动的,也就是说数据和时钟的沿肯定是对齐的,但是经过PHY的调整之后,DQS是在数据的中间的。这样理解对不?
发表于 2016-4-12 18:15:04 | 显示全部楼层
读数据,由控制器或者PHY自己想办法将DQS做delay,使得DQS的跳变沿处能抓到稳定的数据;
写数据,尽量调整使得输出到PIN的DQS跳变沿在数据中间,方便器件抓数,这个调整由自己的设计处理,至于是controller还是PHY不重要,各家公司实现方式并不一样,能达到目的就行了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-9 01:53 , Processed in 0.029720 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表