在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1845|回复: 1

[求助] DC时对于design中不同PVT条件下的cell,工具如何计算它们delay

[复制链接]
发表于 2015-7-8 18:55:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
design  设了operating conditions 电压是 1.2V

因为 link_lib中 可能会有1.08V的db

DC时,如果工具在resolve的时候,用到了1.08V的cell

那这个cell 工具是如何计算delay 的?


因为觉得此时计算delay的话,就不能根据这个1.08V的db中的二维表(input transition和output load)来计算了,因为电压不是1.08V了
发表于 2015-7-8 20:23:42 | 显示全部楼层
库中都有不同pvt条件下的cell,你打开db文件夹看看是不是有很多ff,ss之类的子文件夹。设置了什么pvt条件下的工作,就会用什么条件下的cell去计算延迟
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-14 23:12 , Processed in 0.016638 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表