在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1653|回复: 0

[原创] FPGA实战演练逻辑篇33:实时时钟芯片电路设计

[复制链接]
发表于 2015-6-5 12:16:24 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

实时时钟芯片电路设计

本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》

配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt



如图3.76所示,U2是一颗实时时钟(RTC)芯片,该芯片需要外部供32.768KHz的时钟晶体,这个晶体的振荡需要借助一颗30Pf(8pF)的电容。该芯片和FPGA之间通过I2C总线接口进行数据传输。该芯片的供电要借助外部连接的一颗纽扣电池。(特权同学,版权所有)

1.jpg

3.76 实时时钟接口电路

         U2的各个引脚定义如表3.13所示。(特权同学,版权所有)

3.13 实时时钟芯片的引脚定义

  

引脚

  
  

信号

  
  

功能

  
  

1

  
  

OSCI

  
  

32.768KHz晶体输入引脚。

  
  

2

  
  

OSCO

  
  

32.768KHz晶体输出引脚。

  
  

3

  
  

INT#

  
  

RTC芯片中断产生引脚。

  
  

4

  
  

DGND

  
  

电源地。

  
  

5

  
  

SDA

  
  

用于读写寄存器的I2C总线数据信号。

  
  

6

  
  

SCL

  
  

用于读写寄存器的I2C总线时钟信号。

  
  

7

  
  

CLKOUT

  
  

时钟输出引脚,本实例不使用,直接悬空。

  
  

8

  
  

VDD

  
  

芯片电源输入,连接到3V的纽扣电池供电。

  




您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 19:08 , Processed in 0.016408 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表