在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5494|回复: 11

[求助] PSRR和CMRR仿真后的曲线为什么高频后上扬?

[复制链接]
发表于 2015-5-17 20:33:51 | 显示全部楼层 |阅读模式
100资产
psrr_cmrr.png
仿真了一个差动放大器,但是PSRR和CMRR都出现了后面上扬,请问是什么原因?求大神科普。

最佳答案

查看完整内容

上扬是好事啊 原因是因为负载电容,高频负载电容本身就可以滤除掉了,所以高频PSRR变好,不需要loop gain来帮忙;低频靠loop gain来改善PSRR,中频最差,因为loop gain和负载电容对它都没用。于是就成了你仿真得到的那个结果
发表于 2015-5-17 20:33:52 | 显示全部楼层
上扬是好事啊
原因是因为负载电容,高频负载电容本身就可以滤除掉了,所以高频PSRR变好,不需要loop gain来帮忙;低频靠loop gain来改善PSRR,中频最差,因为loop gain和负载电容对它都没用。于是就成了你仿真得到的那个结果
发表于 2015-5-18 02:02:38 | 显示全部楼层
how is your stability ?
 楼主| 发表于 2015-5-18 09:26:12 | 显示全部楼层
回复 2# buckaroo

十分感谢您的回答,完全明白了。
发表于 2015-7-15 14:46:22 | 显示全部楼层
dauoiuadnmkl
发表于 2015-7-31 20:25:30 | 显示全部楼层
Agree with buckaroo.. That is the reason why PSRR behavior is mostly critical at frequencies of the order of MHz where most of the analog circuits are operated.
发表于 2016-5-6 10:31:48 | 显示全部楼层
学习了,相当实用,一直很好奇这个问题!
发表于 2017-6-26 10:51:54 | 显示全部楼层
回复 2# buckaroo


    请问 如果PSRR超过0dB了怎么办?
发表于 2020-3-19 14:54:12 | 显示全部楼层
理解啦!
发表于 2020-3-20 11:09:50 | 显示全部楼层
这也是我一直疑惑的问题,现在才发现原来2015年已经有人问过,也已经有人解答了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-11 01:58 , Processed in 0.042228 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表