在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1263|回复: 1

[求助] spartan3的DCM使用问题。

[复制链接]
发表于 2015-5-15 14:27:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
芯片:XC3S400-4FTG256I;ISE版本:12.1;
设计是外部为FPGA提供12.8MHz的时钟,然后FPGA生成一个DCM,输出12.8MHz,25.6MHz,38.4MHz的时钟
,但是生成DCM的时候,输入clock in的频率12.8MHz,然后下一步会警告说不符合输入频率要求,警告信息说低频率范围18MHz~167MHz(约),高频率范围(约)48MHz~280MHz。
不知道哪位朋友知道该怎么处理?
发表于 2015-5-19 09:56:51 | 显示全部楼层
输入不符合规范,不过DCM只是提供个分频/倍频关系,强制设定也可以得到倍频关系,比如你输入设定为20M,而实际输入为12.8MHZ,也可以得到想要的频率,但是没测试过有没有风险,因为没这么用过,不过你输入20M的话,其周期约束会按照你输入的时钟进行约束;个人觉得,DCM是一个数字DPLL,用这个产生奇数或者不经常用到的倍频,个人觉得不安全
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 20:45 , Processed in 0.037397 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表