|
发表于 2015-5-8 21:43:48
|
显示全部楼层
回复 3# zhongxiaowa
我假设你说的纹波是ripple,不是那个control voltage的transient response
如果你做过switching power supply的话,这个可以类比输出电压的纹波,是无法避免的,但的确有办法可以减小。
首先你得熟悉PLL的结构,假设你的PLL是charge pump type,那么每一个reference clock cycle,charge pump都会有current pulses inject 到 integrating capacitor里,这个充放电就导致了ripple, 注意即时在稳态下这个current pulse 仍然会存在,防止VCO drift away.
所以说通过增加capacitance,也就是减小filter BW,肯定对于这个ripple是有效的, 另外也可以减小charge pump的current. 具体的分析可以看拉扎维的书。 注意如果filter BW太小的话,一方面feedback loop 反应会很慢,另一方面会导致VCO phase noise attenuation 不够,自己权衡利弊 |
|